登錄 注冊
購物車0
TOP
技術(shù)中心 新聞資訊

0

技術(shù)中心

EMI/EMC設(shè)計講座:傳導(dǎo)式EMI的測量技術(shù)(下)_高都電子PCB技

EMI/EMC設(shè)計講座:傳導(dǎo)式EMI的測量技術(shù)(下)_高都電子PCB技

2019-08-27 19:14 5

「傳導(dǎo)式(conducted)EMI」是指部分的電磁(射頻)能量透過外部纜線(cable)、電源線、I O互連界面,形成「傳導(dǎo)波(propagation wave)
常見硬件設(shè)計EDA工具之比較_高都電子PCB技術(shù)中心_pcb學(xué)院

常見硬件設(shè)計EDA工具之比較_高都電子PCB技術(shù)中心_pcb學(xué)院

2019-08-27 19:14 7

項目中EDA工具是每個工程師必不可少的好幫手,大大加快了我們的設(shè)計進程。每一位工程師都應(yīng)該掌握并熟練至少一種EDA工具的使用。在論壇里經(jīng)
PCB設(shè)計進階:PCB設(shè)計信號完整性的修煉_高都電子PCB技術(shù)

PCB設(shè)計進階:PCB設(shè)計信號完整性的修煉_高都電子PCB技術(shù)

2019-08-27 19:14 1

PCB設(shè)計進階:PCB設(shè)計信號完整性的修煉http: www hqpcb com edm PCB_material_140919 html
利用 Cadence Allegro PCB SI進行SI仿真分析_建昇電

利用 Cadence Allegro PCB SI進行SI仿真分析_建昇電

2019-08-27 19:14 7

本文主要針對高速電路中的信號完整性分析,利用 Cadence Allegro PCB SI 工具進行信號完整性(SI)分析。目錄一、 高速數(shù)字電路的基
PCB信號完整性分析與設(shè)計(碩士學(xué)位論文)_高都電子PCB技術(shù)

PCB信號完整性分析與設(shè)計(碩士學(xué)位論文)_高都電子PCB技術(shù)

2019-08-27 19:14 3

1.1.課題的研究背景隨著人們對電子設(shè)備的小型化和多功能化要求越來越高,當今的電子系統(tǒng)正朝著高速化和小體積化的方向發(fā)展。沿著這個方向
高速電路設(shè)計之阻抗控制與阻抗計算_高都電子PCB技術(shù)中心_

高速電路設(shè)計之阻抗控制與阻抗計算_高都電子PCB技術(shù)中心_

2019-08-27 19:14 4

阻抗控制目的:為了最小化反射的負面影響,一定要有解決辦法去控制它們。本質(zhì)上,有三個方法可以減輕反射的負面影響。第一個方法是降低系統(tǒng)
良好的PCB設(shè)計要考慮哪些方面_高都電子PCB技術(shù)中心_pcb學(xué)

良好的PCB設(shè)計要考慮哪些方面_高都電子PCB技術(shù)中心_pcb學(xué)

2019-08-27 19:14 10

1 制作要求  對于板材、板厚、銅厚、工藝、阻焊 字符顏色等要求清晰。以上要求是制作一個板子的基礎(chǔ),因此R&D工程師必須寫清晰,這個在
PCB分層堆疊在控制EMI輻射中的作用和設(shè)計技巧_高都電子PC

PCB分層堆疊在控制EMI輻射中的作用和設(shè)計技巧_高都電子PC

2019-08-27 19:14 3

解決EMI問題的辦法很多,現(xiàn)代的EMI抑制方法包括:利用EMI抑制涂層、選用合適的EMI抑制零配件和EMI仿真設(shè)計等。本文從最基本的PCB布板出發(fā),

高都電子,為客戶創(chuàng)造價值!

雙面板免費加費,四層板加急打樣,厚銅電路板打樣

Xcm